高级数字逻辑实验室

描述

高级数字逻辑实验室

特色

  • 在高级数字逻辑实验室中,整个训练器采用FPGA/CPLD逻辑电路设计。缓冲电路加强了各模块的保护,各模块由主机通过电源插座供电,避免实验过程中输入错误电源。
  • 涵盖了不同层次的逻辑电路实验,包括组合逻辑、顺序逻辑以及与单片机接口的逻辑电路和日常使用的实际应用电路。
  • 学生可以从通用CPLD和面包板实验模块中实现自己的电路,使系统中的大多数模拟和数字电路原型成为可能。
  • 包括各种类型的ADC和DAC电路,以学习模拟和数字信号之间的不同接口电路。
  • 主单元内置8通道多路复用器,可实时测量多个数字信号。
  • 4位7段显示的多种操作模式(a)扫描显示模式,(b)个人数字显示模式,(c)频率计数器测量模式。

描述

高级数字逻辑实验室是为有兴趣开发和测试原型电路的学生和工程师设计的。实验包括组合逻辑、顺序逻辑、存储器、ADC/DAC等。实验电路。并提供多种应用电路(PWM,定时器,电机控制等)。

所有数字逻辑实验所需的设备,如电源、时钟发生器、开关、显示器都内置在主机上。该实验室有10个实验模块和一个CPLD &面包板实验模块。

评论

目前还没有评论。

第一个复习“高级数字逻辑实验室”

你的电邮地址将不会公布。必填字段已标记